本申請涉及顯示,尤其是涉及一種顯示面板和顯示裝置。
背景技術(shù):
1、oled(organic?light-emitting?diode,有機發(fā)光二極管)顯示器件由于具有輕巧、廣視角、低功耗、響應(yīng)速度快、耐低溫、發(fā)光效率高,且能制備彎曲的柔性顯示屏,被廣泛應(yīng)用在各個領(lǐng)域。且為了減少驅(qū)動芯片,減小邊框,降低成本,會采用柵極驅(qū)動電路替代柵極驅(qū)動芯片對像素電路進(jìn)行驅(qū)動。具體的,柵極驅(qū)動電路包括控制像素電路的重置晶體管的柵極電路,但在顯示器件的使用過程中,發(fā)現(xiàn)控制像素電路的重置晶體管的柵極電路占用空間較大,導(dǎo)致顯示器件的邊框較大。
2、所以,當(dāng)前顯示器件存在控制像素電路的重置晶體管的柵極電路占用空間較大,導(dǎo)致顯示器件的邊框較大的技術(shù)問題。
技術(shù)實現(xiàn)思路
1、本申請實施例提供一種顯示面板和顯示裝置,用以解決當(dāng)前顯示器件存在控制像素電路的重置晶體管的柵極電路占用空間較大,導(dǎo)致顯示器件的邊框較大的技術(shù)問題。
2、為了實現(xiàn)上述目的,根據(jù)本申請的第一方面,提供一種顯示面板,該顯示面板包括:
3、多行像素,所述像素包括發(fā)光器件和像素驅(qū)動電路,所述像素驅(qū)動電路包括重置晶體管;
4、多級柵極驅(qū)動電路,分別與對應(yīng)的所述像素驅(qū)動電路電性連接,每級所述柵極驅(qū)動電路包括沿第一方向設(shè)置的第一類柵極電路、第二類柵極電路和第三類柵極電路,所述第三類柵極電路的第三信號輸出端與所述重置晶體管電性連接;第三類柵極電路包括第三上拉控制模塊、第三上拉模塊、第三下拉模塊、第三下拉維持模塊、第三反相模塊和第三防負(fù)偏模塊,所述第三上拉控制模塊與所述第三上拉模塊電性連接于所述第三類柵極電路的第三上拉節(jié)點,所述第三下拉模塊與所述第三上拉節(jié)點和本級第三類柵極電路的第三信號輸出端電性連接;所述第三下拉維持模塊電性連接于所述第三上拉節(jié)點和所述顯示面板的第二低電位信號線之間;所述第三反相模塊與所述第三上拉節(jié)點、所述顯示面板的第一高電位信號線、所述第二低電位信號線、上一級第一類柵極電路的第一信號輸出端、本級第二類柵極電路的第二信號輸出端、下一級第二類柵極電路的第二信號輸出端電性連接;所述第三防負(fù)偏模塊電性連接于所述第一高電位信號線和所述第三上拉節(jié)點之間;
5、其中,所述像素驅(qū)動電路與所述第三類柵極電路沿第一方向設(shè)置,所述第三反相模塊的一部分、所述第三上拉控制模塊沿第二方向設(shè)置;所述第三反相模塊的另一部分、所述第三下拉維持模塊和所述第三下拉模塊的一部分沿所述第二方向設(shè)置,所述第一方向與所述第二方向的夾角大于0且小于或者等于90度。
6、根據(jù)本申請的第二方面,提供一種顯示裝置,該顯示裝置包括如上述實施例任一所述的顯示面板。
7、本申請實施例提供一種顯示面板和顯示裝置;該顯示面板通過使第三反相模塊的一部分、第三上拉控制模塊沿第二方向設(shè)置;第三反相模塊的另一部分、第三下拉維持模塊和第三下拉模塊的一部分沿所述第二方向設(shè)置,可以通過縱向空間排布各個模塊,減小各個模塊占用的橫向空間,使得第三類柵極電路占用的橫向空間減小,進(jìn)而減小柵極驅(qū)動電路占用的空間,減小顯示面板的邊框。
1.一種顯示面板,其特征在于,包括:
2.根據(jù)權(quán)利要求1所述的顯示面板,其特征在于,所述第三上拉模塊、所述第三防負(fù)偏模塊沿所述第二方向設(shè)置;
3.根據(jù)權(quán)利要求1所述的顯示面板,其特征在于,所述第三反相模塊包括第十一反相晶體管、第十二反相晶體管、第十三反相晶體管、第十四反相晶體管、第十五反相晶體管和第十六反相晶體管,所述第十一反相晶體管的柵極和所述第十一反相晶體管的第一電極與上一級第一類柵極電路的第一信號輸出端電性連接,所述第十一反相晶體管的第二電極與第十二反相晶體管的第二電極電性連接,所述第十二反相晶體管的柵極與本級第二類柵極電路的第二信號輸出端電性連接,所述第十二反相晶體管的第一電極與所述第二低電位信號線電性連接,所述第十三反相晶體管的柵極與所述第十一反相晶體管的第二電極電性連接,所述第十三反相晶體管的第一電極與所述第一高電位信號線電性連接,所述第十四反相晶體管的柵極與所述第十一反相晶體管的第二電極電性連接,所述第十四反相晶體管的第一電極與所述第一高電位信號線電性連接,所述第十四反相晶體管的第二電極與第三下拉節(jié)點電性連接,所述第十五反相晶體管的柵極與所述第三上拉節(jié)點電性連接,所述第十五反相晶體管的第一電極與所述第二低電位信號線電性連接,所述第十五反相晶體管的第二電極與所述第三下拉節(jié)點電性連接;所述第十六反相晶體管的柵極與下一級第二類柵極電路的第二信號輸出端電性連接,所述第十六反相晶體管的第一電極與所述第二低電位信號線電性連接,所述第十六反相晶體管的第二電極與所述第三下拉節(jié)點電性連接;
4.根據(jù)權(quán)利要求3所述的顯示面板,其特征在于,所述第十一反相晶體管包括第五反相子管和第六反相子管,所述第五反相子管的柵極和所述第五反相子管的第一電極與上一級第一類柵極電路的第一信號輸出端電性連接,所述第五反相子管的第二電極與所述第六反相子管的第一電極電性連接,所述第六反相子管的柵極與上一級第一類柵極電路的第一信號輸出端電性連接,所述第六反相子管的第二電極與所述第十二反相晶體管的第二電極電性連接;
5.根據(jù)權(quán)利要求3所述的顯示面板,其特征在于,所述第十二反相晶體管包括第七反相子管和第八反相子管,所述第七反相子管的柵極和所述第七反相子管的第一電極與本級第二類柵極電路的第二信號輸出端電性連接,所述第七反相子管的第二電極與所述第八反相子管的第一電極電性連接,所述第八反相子管的柵極與本級第二類柵極電路的第二信號輸出端電性連接,所述第八反相子管的第二電極與所述第十一反相晶體管的第二電極電性連接;
6.根據(jù)權(quán)利要求3所述的顯示面板,其特征在于,所述第三上拉控制模塊包括第七上拉控制晶體管和第八上拉控制晶體管,所述第七上拉控制晶體管的柵極與下一級第二類柵極電路的第二信號輸出端電性連接,所述第七上拉控制晶體管的第一電極與所述第一高電位信號線電性連接,所述第七上拉控制晶體管的第二電極與所述第八上拉控制晶體管的第一電極電性連接,所述第八上拉控制晶體管的柵極與下一級第二類柵極電路的第二信號輸出端電性連接,所述第八上拉控制晶體管的第二電極電性連接于第三上拉節(jié)點;
7.根據(jù)權(quán)利要求6所述的顯示面板,其特征在于,所述第三下拉模塊包括第七下拉晶體管和第八下拉晶體管,所述第七下拉晶體管的柵極與第三下拉節(jié)點電性連接,所述第七下拉晶體管的第一電極與所述顯示面板的第三低電位信號線電性連接,所述第七下拉晶體管的第二電極與本級第三類柵極電路的第三信號輸出端電性連接;所述第八下拉晶體管的柵極與上一級所述第一類柵極電路的第一信號輸出端電性連接,所述第八下拉晶體管的第一電極與所述第二低電位信號線電性連接,所述第八下拉晶體管的第二電極與所述第三上拉節(jié)點電性連接;
8.根據(jù)權(quán)利要求7所述的顯示面板,其特征在于,所述第八下拉晶體管包括第五下拉子管和第六下拉子管,所述第五下拉子管的柵極與上一級所述第一類柵極電路的第一信號輸出端電性連接,所述第五下拉子管的第一電極與所述第二低電位信號線電性連接,所述第五下拉子管的第二電極與所述第六下拉子管的第一電極電性連接于所述第三類柵極電路的第三內(nèi)部節(jié)點,所述第六下拉子管的柵極與上一級所述第一類柵極電路的第一信號輸出端電性連接,所述第六下拉子管的第二電極與所述第三上拉節(jié)點電性連接;
9.根據(jù)權(quán)利要求7所述的顯示面板,其特征在于,所述第三下拉維持模塊包括第三下拉維持晶體管,所述第三下拉維持晶體管的柵極與第三下拉節(jié)點電性連接,所述第三下拉維持晶體管的第一電極與所述第二低電位信號線電性連接,所述第三下拉維持晶體管的第二電極與所述第三上拉節(jié)點電性連接;
10.根據(jù)權(quán)利要求9所述的顯示面板,其特征在于,所述第三下拉維持晶體管包括第五下拉維持子管和第六下拉維持子管,所述第六下拉維持子管的柵極與所述第三下拉節(jié)點電性連接,所述第六下拉維持子管的第一電極與所述第二低電位信號線電性連接,所述第六下拉維持子管的第二電極與所述第五下拉維持子管的第一電極電性連接于第三內(nèi)部節(jié)點,所述第五下拉維持子管的柵極與所述第三下拉節(jié)點電性連接,所述第五下拉維持子管的第二電極與所述第三上拉節(jié)點電性連接;
11.根據(jù)權(quán)利要求9所述的顯示面板,其特征在于,所述第三防負(fù)偏模塊包括第三防負(fù)偏晶體管,所述第三防負(fù)偏晶體管的柵極與所述第三上拉節(jié)點電性連接,所述第三防負(fù)偏晶體管的第一電極與所述第一高電位信號線電性連接,所述第三防負(fù)偏晶體管的第二電極與第三內(nèi)部節(jié)點電性連接;
12.根據(jù)權(quán)利要求11所述的顯示面板,其特征在于,所述第三防負(fù)偏晶體管包括第五防負(fù)偏子管和第六防負(fù)偏子管,所述第六防負(fù)偏子管的柵極與所述第三上拉節(jié)點電性連接,所述第六防負(fù)偏子管的第一電極與所述第一高電位信號線電性連接,所述第六防負(fù)偏子管的第二電極與所述第五防負(fù)偏子管的第一電極電性連接,所述第五防負(fù)偏子管的柵極與所述第三上拉節(jié)點電性連接,所述第五防負(fù)偏子管的第二電極與所述第三內(nèi)部節(jié)點電性連接;
13.根據(jù)權(quán)利要求12所述的顯示面板,其特征在于,所述第三上拉模塊包括第五上拉晶體管,所述第五上拉晶體管的柵極與所述第三上拉節(jié)點電性連接,所述第五上拉晶體管的第一電極與所述顯示面板的第二高電位信號線電性連接,所述第五上拉晶體管的第二電極與本級第三類柵極電路的第三信號輸出端電性連接;
14.根據(jù)權(quán)利要求13所述的顯示面板,其特征在于,第三類柵極電路還包括第三電容,第三電容的一極板電性連接于第三上拉節(jié)點,第三電容的另一極板電性連接于本級第三類柵極電路的第三信號輸出端。
15.根據(jù)權(quán)利要求14所述的顯示面板,其特征在于,第三類柵極電路還包括第四電容,第四電容的一極板電性連接于第一高電位信號線,第四電容的另一極板電性連接于第十一反相晶體管的第二電極。
16.根據(jù)權(quán)利要求15所述的顯示面板,其特征在于,所述顯示面板包括遮光層,所述遮光層包括第三電容的第一極板的第一部分、第四電容的第一極板的第一部分、第四遮連接線、第五遮連接線、上一級第一類柵極電路的第一信號輸出端;
17.根據(jù)權(quán)利要求16所述的顯示面板,其特征在于,所述顯示面板包括有源層,所述有源層包括第七上拉控制晶體管的有源部、第八上拉控制晶體管的有源部、第五上拉晶體管的有源部、第七下拉晶體管的有源部、第八下拉晶體管的有源部、第三下拉維持晶體管的有源部、第十一反相晶體管的有源部、第十二反相晶體管的有源部、第十三反相晶體管的有源部、第十四反相晶體管的有源部、第十五反相晶體管的有源部、第十六反相晶體管的有源部、第三防負(fù)偏晶體管的有源部;
18.根據(jù)權(quán)利要求17所述的顯示面板,其特征在于,所述顯示面板包括第一柵極層,所述第一柵極層包括第七上拉控制晶體管的柵極、第八上拉控制晶體管的柵極、第五上拉晶體管的柵極、第七下拉晶體管的柵極、第八下拉晶體管的柵極、第三下拉維持晶體管的柵極、第十一反相晶體管的柵極、第十二反相晶體管的柵極、第十三反相晶體管的柵極、第十四反相晶體管的柵極、第十五反相晶體管的柵極、第十六反相晶體管的柵極、第三防負(fù)偏晶體管的柵極、第三電容的第二極板和第四電容的第二極板;
19.根據(jù)權(quán)利要求18所述的顯示面板,其特征在于,所述顯示面板包括第一源漏極層,所述第一源漏極層包括第七上拉控制晶體管的第一電極、第八上拉控制晶體管的第一電極、第五上拉晶體管的第一電極、第七下拉晶體管的第一電極、第八下拉晶體管的第一電極、第三下拉維持晶體管的第一電極、第十一反相晶體管的第一電極、第十二反相晶體管的第一電極、第十三反相晶體管的第一電極、第十四反相晶體管的第一電極、第十五反相晶體管的第一電極、第十六反相晶體管的第一電極、第三防負(fù)偏晶體管的第一電極、第七上拉控制晶體管的第二電極、第八上拉控制晶體管的第二電極、第五上拉晶體管的第二電極、第七下拉晶體管的第二電極、第八下拉晶體管的第二電極、第三下拉維持晶體管的第二電極、第十一反相晶體管的第二電極、第十二反相晶體管的第二電極、第十三反相晶體管的第二電極、第十四反相晶體管的第二電極、第十五反相晶體管的第二電極、第十六反相晶體管的第二電極、第三防負(fù)偏晶體管的第二電極、第三電容的第一極板的第二部分、第四電容的第一極板的第二部分和第九源連接線;
20.根據(jù)權(quán)利要求19所述的顯示面板,其特征在于,所述顯示面板包括第二源漏極層,所述第二源漏極層包括沿所述第一方向依次設(shè)置的第一高電位信號線、第三時鐘信號線、第二高電位信號線和第三低電位信號線。
21.一種顯示裝置,其特征在于,包括如權(quán)利要求1至20任一項所述的顯示面板。